本文全文图片
-
两种负载通信模式的显著差异
-
映天湖的层次化系统架构
-
映天湖的逻辑结构
-
映天湖通用晶圆级计算机的剖面图
-
功能模组与互连芯粒的2种连接关系
-
通过一种物理互连支持2种逻辑互连
-
映天湖原型散热系统设计
-
模组内芯粒间及模组到互连芯粒的I/O标准化
-
高性能计算模组和智能计算模组替换示意图
-
高性能计算模组和智能计算模组
-
计算模组跨互连芯粒布局
-
2个互连芯粒与计算芯粒的互连
-
互连层配置与FPGA例化方案
-
通信图示例
-
拓扑映射问题
-
拓扑无关的容错机制
-
两种示例互连网络结构
-
运行All Reduce流量模式的延迟-吞吐量曲线
-
运行All to All流量模式的延迟-吞吐量曲线
-
运行Neighbor流量模式的延迟-吞吐量曲线
-
FPGA原型验证系统
-
16×8 mesh拓扑
-
5D torus拓扑
-
mesh拓扑结构伪代码
-
5D torus拓扑结构伪代码
-
不同流量模式不同逻辑拓扑的吞吐量-延迟曲线
-
晶圆级系统原型样机
-
原型样机演示系统示意图
-
发送端上位机软件界面
-
接收端上位机软件界面
相关文章
-
2021, 58(6): 1234-1237. DOI: 10.7544/issn1000-1239.2021.20210189
-
2018, 55(4): 864-874. DOI: 10.7544/issn1000-1239.2018.20160890
-
2016, 53(9): 2085-2106. DOI: 10.7544/issn1000-1239.2016.20150962
-
2016, 53(6): 1211-1220. DOI: 10.7544/issn1000-1239.2016.20150149
-
2015, 52(1): 83-93. DOI: 10.7544/issn1000-1239.2015.20131182
-
2012, 49(3): 646-660.
-
2012, 49(2): 286-293.
-
2007, 44(4): 707-713.
-
2005, 42(10): 1820-1825.
-
2005, 42(4): 544-550.